混合信號 / 射頻晶圓專工設計套件 (FDK)

晶圓專工設計套件為 IC 設計公司提供自動化的設計環境,消除不必要的人為操作工作並確保設計定案成功。

混合信號 / 射頻完整設計流程

聯電不同製程的混合信號 / 射頻完整設計流程涵蓋射頻 IC 研發的前端與後端,提供方法整合電路層面的設計與模擬、電路佈局、佈局驗證與精確的射頻元件模型。在前端流程,聯電的混合信號 / 射頻製程的基礎元件在一般設計環境與模擬工具上執行,而在後端流程則涵蓋參數化單元 (PCell),其中包括圖像導向的佈局,得以提供自動化與完整的設計流程。同時設計流程中也提供 Callback 功能以減少數據輸入。透過這個流程,設計公司可以增加生產力並且降低錯誤的風險。

  • 在前端,聯華電子的混合信號 / 射頻制程的基本組成部分,在一般的設計環境與模擬工具下執行。

  • 後端包括參數化單元 (PCell處理),其中包括原理圖驅動佈局,提供自動和完整的設計流程。

  • 設計流程中亦提供回調函數,以減少數據輸入。

虛擬電感器設計單元資料庫 (VIL)

聯電與電子設計自動化工具廠商合作,提供業界第一個以全波模擬為基礎的參數化螺旋型電感器設計套件 —— 虛擬電感器設計單元資料庫 (Virtual Inductor Library, VIL)。VIL 能讓射頻互補金氧半導體的設計公司創造及模擬與聯電製程相容的客製電感器製程。VIL 建立在聯電電磁設計法則 (ElectroMagnetic Design Methodology, EMDM) 之上,能讓工程師輕易且精確地創造任何射頻架構。EMDM 讓設計公司只需透過編輯直徑、轉圈數、寬度與線跡間距等參數,便能有更多彈性得以創新新的幾何模式。除了虛擬電感器設計單元資料庫 (VIL),聯電同時還提供虛擬電容器設計單元資料庫 (Virtual Capacitor Library, VCL) 與虛擬變壓器設計單元資料庫 (Virtual Transformer, VTL)。

umc_designsupport_design_Kit_frozen_bg.jpg

最佳電感搜索庫 (OIF)

此外,聯電在晶圓專工套件中也提供最佳電感搜索器 Optimum Inductor Finder (OIF)、優化電容搜索器 Optimized Capacitor Finder (OCF) 與優化的變壓器搜索器 Optimized Transformer Finder (OTF)。OIF 讓設計公司能快速精確地獲取大量針對聯電製程校準的電感器設計單元資料庫。OIF 同時也讓使用者透過易使用的軟體,幾個簡單的步驟就能執行電感器最佳化。客戶可以定義想要的電感值,並在品質因數與面積間求取平衡。OIF 會以最短的時間,從電感器設計資料庫中選擇一個最符合規格的設計。

設計法則手冊

保密合約 (NDA) 簽訂後可獲得以下設計法則手冊。接獲密碼後,可經由線上服務入口 MyUMC 進入技術數據服務區 (TDS) 下載這些手冊。

聯華電子製程技術設計法則手冊包括:

  • - 電路設計規則
  • - 電路佈線規則
  • - SPICE 模型
  • - 光罩製作

設計驗證

聯電的客戶可以取得支援電子設計自動化完整的 DRC / LVS / LPE 指令檔案。透過事先設定的帳號及密碼,客戶便可以透過我們網站的 MyUMC 入口取得這些檔案。聯電同時也提供 DRC 簽核支援以驗證客戶的新數據庫。

我們重視您的隱私
我們的網站使用 cookies 來增強您的使用體驗和功能,並分析網站的使用方式,以便在未來進行改進。選擇「全部接受」以繼續,或到「偏好設定」以設置您的偏好。
全部接受
偏好設定
我們重視您的隱私
為獲得最佳使用體驗,請選擇「全部接受」以同意我們使用所有 cookies。或者可以在下方選擇停用「功能及效能提升 cookies」。有關聯華電子和第三方在本網站使用 cookies 的更多資訊,請參閱我們的 Cookie 政策
全部接受
選項管理
  • 絕對必要 cookies
    永遠使用
    必要性 cookies 將有助於您在網站內移動並正常使用其功能,例如設置您的隱私偏好,登錄或填寫表格。如果沒有這些 Cookies,則網站將無法正確提供該服務。您可以選擇網路瀏覽器不使用必要性 cookies,但隨後您可能無法按預期使用網站的功能。
  • 功能及效能提升 cookies
    這些 cookies 收集有關到訪者如何使用網站的資訊,例如到訪者最常瀏覽的頁面,及如何在網站中移動,以幫助我們改善網站的操作,從而優化使用者體驗。
確認